<?xml version="1.0" encoding="UTF-8"?><rss version="2.0"
	xmlns:content="http://purl.org/rss/1.0/modules/content/"
	xmlns:wfw="http://wellformedweb.org/CommentAPI/"
	xmlns:dc="http://purl.org/dc/elements/1.1/"
	xmlns:atom="http://www.w3.org/2005/Atom"
	xmlns:sy="http://purl.org/rss/1.0/modules/syndication/"
	xmlns:slash="http://purl.org/rss/1.0/modules/slash/"
	>

<channel>
	<title>Экзамен Акс &#8212; Информ технологии</title>
	<atom:link href="http://s95354is.beget.tech/category/aks/ekzamen-aks/feed/" rel="self" type="application/rss+xml" />
	<link>http://s95354is.beget.tech</link>
	<description>Компьютерные дисциплины</description>
	<lastBuildDate>Sun, 05 Dec 2021 14:24:56 +0000</lastBuildDate>
	<language>ru-RU</language>
	<sy:updatePeriod>
	hourly	</sy:updatePeriod>
	<sy:updateFrequency>
	1	</sy:updateFrequency>
	<generator>https://wordpress.org/?v=6.4.3</generator>
	<item>
		<title>ТВ АКС</title>
		<link>http://s95354is.beget.tech/aks/ekzamen-aks/tv-aks/</link>
		
		<dc:creator><![CDATA[Uman45]]></dc:creator>
		<pubDate>Fri, 03 Dec 2021 12:37:26 +0000</pubDate>
				<category><![CDATA[Экзамен Акс]]></category>
		<guid isPermaLink="false">http://s95354is.beget.tech/?p=3710</guid>

					<description><![CDATA[Перечень вопросов для подготовки к экзамену по дисциплине: &#171;Архитектура компьютерных систем&#187; Что из перечисленного не входит в состав программного обеспечения компьютерной системы? Перечислите составляющие пользовательского интерфейса с точки зрения архитектуры компьютерной системы (2) Перечислите составляющие аппаратного обеспечения компьютерной системы (3) В каком случае прямой код отличается от обратного? Выберите преимущества представления чисел с помощью прямого [&#8230;]]]></description>
										<content:encoded><![CDATA[
<p>Перечень вопросов для подготовки к экзамену по дисциплине: &#171;Архитектура компьютерных систем&#187;</p>



<span id="more-3710"></span>



<ol type="1"><li>Что из перечисленного не входит в состав программного обеспечения компьютерной системы?</li><li>Перечислите составляющие пользовательского интерфейса с точки зрения архитектуры компьютерной системы (2)</li><li>Перечислите составляющие аппаратного обеспечения компьютерной системы (3)</li><li>В каком случае прямой код отличается от обратного?</li><li>Выберите преимущества представления чисел с помощью прямого кода (2)</li><li>Как получить обратный код отрицательного числа?</li><li>Каков недостаток представления чисел с помощью прямого кода?</li><li>Какой узел используется в АЛУ компьютера для выполнения арифметической операции вычитания?</li><li>С какой целью используется обратный и дополнительный код?</li><li>Как получить дополнительный код числа?</li><li>Какое устройство используется для сложения отрицательных чисел в АЛУ?</li><li>В чем заключается разница между побитовыми и логическими операциями?</li><li>Какие операции относятся к побитовым операциям?</li><li>Что происходит с битами, которые выходят за разрядную сетку, при операциях циклического сдвига?</li><li>Для чего используется побитовая операция and?</li><li>В каких случаях не следует использовать побитовую операцию AND?</li><li>Какая информация содержится в системных ячейках памяти?</li><li>О чем свидетельствует установка бита с конкретным номером в «1»?</li><li>Как будет представлено число «11001» в прямом коде при условии, что оно хранится в 8-ми разрядном регистре?</li><li>Как будет представлено число «-1111001» в прямом коде при условии, что оно хранится в 8-ми разрядном регистре?</li><li>Какое количество разрядов могут хранить регистры?</li><li>Отметьте несуществующую разрядность регистров</li><li>Каково назначение сумматора?</li><li>Когда возникает перенос из предыдущего разряда в сумматоре?</li><li>Какой сигнал будет на выходе четверть сумматора при условии, что на входы подать A=0 и B=0?</li><li>Какой сигнал формируется на выходе P в полусумматоре?</li><li>Перечислите виды сумматоров, которые различают в зависимости от системы счисления? (3)</li><li>Каково назначение регистров?</li><li>Каково назначение сумматоров?</li><li>Регистры бывают:</li><li>Что будет на выходе 4-х разрядного регистра хранения при подаче на вход комбинации сигналов 0111, при условии С=0?</li><li>Что будет на выходе 4-х разрядного регистра хранения при подаче на вход комбинации сигналов 0111, при условии С=1?</li><li>На базе каких устройств строятся регистры?</li><li>Каких видов регистров не существует?</li><li>Какие функции выполняют регистры сдвига?</li><li>Какие регистры называются регистрами сдвига?</li><li>Что будет на выходе 4-х разрядного регистра сдвига при подаче на вход комбинации сигналов 0111, при условии С=1?</li><li>Какие регистры называются регистрами памяти?</li><li>Чем определяется разрядность регистров?</li><li>Каково назначение входа C у регистров сдвига?</li><li>Каково назначение входа C у регистров хранения?</li><li>Каков результат арифметической операции с двоичными числами: 11001011+10101110?</li><li>Как обозначаются регистры на схемах?</li><li>Какую операцию невозможно реализовать на регистре?</li><li>Как обозначаются полусумматоры на схемах?</li><li>Чем отличается схема полусумматора от схемы полного сумматора?</li><li>Что является базовым элементом памяти?</li><li>Какая кодовая комбинация на информационных (А и В) и входе переноса (PI) обеспечит формирование единичных сигналов суммы (S) и сигнала переноса (PO) в сумматоре?</li><li>Какой логический элемент реализует логическую операцию умножения…</li><li>Условное графическое обозначение логического элемента И</li><li>Условное графическое обозначение логического элемента ИЛИ</li><li>Схемы, в которых производится сложение двух одноразрядных чисел, называются:</li><li>В параллельном регистре с приходом каждого тактового импульса информация на выходах поразрядно сдвигается в направлении от выхода Q3 к выходу Q0. Укажите, как называют такой регистр?</li><li>Какой логический элемент может иметь только 1 вход?</li><li>Выберите условное графическое обозначение логического элемента И-НЕ.</li><li>Выберите условное графическое обозначение логического элемента ИЛИ-НЕ.</li><li>Выберите условное графическое обозначение логического элемента Исключающее ИЛИ.</li><li>При какой входной комбинации элемент ИЛИ-НЕ даст логическую «1» на выходе?</li><li>При какой входной комбинации элемент Исключающее ИЛИ даст логическую «1» на выходе? (2)</li><li>При какой входной комбинации элемент И-НЕ даст логическую «1» на выходе?</li><li>При какой входной комбинации элемент НЕ даст логическую «1» на выходе?</li><li>При какой входной комбинации элемент ИЛИ даст логическую «1» на выходе?</li><li>Выберите из предложенных вариантов схему регистра хранения на D-триггерах</li><li>Выберите из предложенных вариантов схему регистра хранения на RS-триггерах</li><li>Выберите схему четырехразрядного регистра сдвига на D-триггерах</li></ol>



<p></p>
]]></content:encoded>
					
		
		
			</item>
		<item>
		<title>Пример решения АКС</title>
		<link>http://s95354is.beget.tech/aks/ekzamen-aks/primer-resheniya-aks/</link>
		
		<dc:creator><![CDATA[Uman45]]></dc:creator>
		<pubDate>Mon, 02 Dec 2019 15:22:02 +0000</pubDate>
				<category><![CDATA[Экзамен Акс]]></category>
		<guid isPermaLink="false">http://s95354is.beget.tech/?p=1996</guid>

					<description><![CDATA[Исходные данные: x=10101, y=-1110001 Получение прямого кода: в том случае, если число положительное, то и прямой и обратный и дополнительный коды не отличаются друг от друга, тогда получается следующее (добавляем нули до 8 чисел): Исходное число Прямой код Обратный Дополнительный 10101 10101 10101 10101 Если в число отрицательное, то в прямом коде «1» ставится на [&#8230;]]]></description>
										<content:encoded><![CDATA[
<p>Исходные данные: x=10101, y=-1110001</p>



<span id="more-1996"></span>



<ol><li><strong>Получение
прямого кода</strong>: в том случае, если число положительное, то и прямой и
обратный и дополнительный коды не отличаются друг от друга, тогда получается
следующее (добавляем нули до 8 чисел):</li></ol>



<figure class="wp-block-table"><table class=""><tbody><tr><td>
  Исходное число
  </td><td>
  Прямой код
  </td><td>
  Обратный
  </td><td>
  Дополнительный
  </td></tr><tr><td>
  10101
  </td><td>
  10101
  </td><td>
  10101
  </td><td>
  10101
  </td></tr></tbody></table></figure>



<ul><li>Если в число отрицательное, то в прямом коде «1»
ставится на первую позицию, остальные числа не меняются, тогда для y=-1110001 прямой код будет
равен 11110001.</li><li>Для получения обратного кода нужно не трогать
первую «1», она является признаком того, что число отрицательное, а остальные
инвертируем, тогда 10001110</li><li>Для
получения дополнительного кода нужно прибавить «1» в самый конец, тогда
10001111</li><li>Теперь
складываем оба числа</li></ul>



<figure class="wp-block-table"><table class=""><tbody><tr><td>
  Исходное число
  </td><td>
  Прямой код
  </td><td>
  Обратный
  </td><td>
  Дополнительный
  </td></tr><tr><td>
  10101
  </td><td>
  00010101
  </td><td>
  00010101
  </td><td>
  00010101
  </td></tr><tr><td>
  -1110001
  </td><td>
  11110001
  </td><td>
  10001110
  </td><td>
  10001111
  </td></tr><tr><td>
  &nbsp;
  </td><td>
  &nbsp;
  </td><td>
  10100011
  </td><td>
  10100100
  </td></tr></tbody></table></figure>



<p><strong>Анализируем обратный код</strong></p>



<p>В старшем бите 1. Следовательно, в
результате сложения получили отрицательное число. Переведем его обратно в
прямой код. Для этого найдем обратный код (инвертируем все биты, кроме
знакового): 1011100</p>



<p>Получили число 1011100. В десятичном
представлении это число имеет вид:</p>



<p>Для перевода необходимо умножить разряд
числа на соответствующую ему степень разряда.</p>



<p>1011100 = 2<sup>6</sup>*1 + 2<sup>5</sup>*0
+ 2<sup>4</sup>*1 + 2<sup>3</sup>*1 + 2<sup>2</sup>*1 + 2<sup>1</sup>*0 + 2<sup>0</sup>*0
= 64 + 0 + 16 + 8 + 4 + 0 + 0 = 92 </p>



<p>Результат сложения (в десятичном
представлении): -92</p>



<p><strong>Анализируем дополнительный код</strong></p>



<p>В старшем бите 1. Следовательно, в
результате сложения получили отрицательное число. Переведем его обратно в
прямой код. Для этого найдем обратный код (инвертируем все биты, кроме
знакового): 1011011</p>



<p>Дополнительный код (прибавляем 1)</p>



<p>Получили число 1011100. В десятичном
представлении это число имеет вид:</p>



<p>Для перевода необходимо умножить разряд
числа на соответствующую ему степень разряда.</p>



<p>1011100 = 26*1 + 25*0 + 24*1 + 23*1 +
22*1 + 21*0 + 20*0 = 64 + 0 + 16 + 8 + 4 + 0 + 0 = 92</p>



<p>Результат сложения (в десятичном
представлении): -92</p>
]]></content:encoded>
					
		
		
			</item>
		<item>
		<title>Экзамен АКС (ПР)</title>
		<link>http://s95354is.beget.tech/aks/ekzamen-aks/ekzamen-aks-pr/</link>
		
		<dc:creator><![CDATA[Uman45]]></dc:creator>
		<pubDate>Thu, 28 Nov 2019 12:23:05 +0000</pubDate>
				<category><![CDATA[Экзамен Акс]]></category>
		<guid isPermaLink="false">http://s95354is.beget.tech/?p=1985</guid>

					<description><![CDATA[Перечень тем для практики Функция перевода числа из десятичного в двоичный код Функция перевода в из двоичного в прямой код Функция перевода в из двоичного в обратный код Функция перевода в из двоичного в дополнительный код Внутреннее устройство схемы исключающего ИЛИ 2-входовая логическая схема ИЛИ Регистры хранения на D-триггерах, на RS – триггерах. Регистры сдвига [&#8230;]]]></description>
										<content:encoded><![CDATA[
<p><strong>Перечень тем для практики</strong></p>



<span id="more-1985"></span>



<ol><li>Функция
перевода числа из десятичного в двоичный код</li><li>Функция
перевода в из двоичного в прямой код</li><li>Функция
перевода в из двоичного в обратный код</li><li>Функция
перевода в из двоичного в дополнительный код</li></ol>



<ul><li>Внутреннее
устройство схемы исключающего ИЛИ</li><li>2-входовая
логическая схема ИЛИ</li></ul>



<ul><li>Регистры
хранения на D-триггерах, на RS – триггерах.</li><li>Регистры
сдвига на D-триггерах, на RS – триггерах.</li></ul>



<ul><li>Схемы
четверть сумматора, полусумматора, полного сумматора</li></ul>



<ol><li>Регистры</li><li>Триггеры</li></ol>



<ol><li>Подбор
комплектующих</li></ol>
]]></content:encoded>
					
		
		
			</item>
		<item>
		<title>Практика АКС экз</title>
		<link>http://s95354is.beget.tech/aks/ekzamen-aks/praktika-aks-ekz/</link>
		
		<dc:creator><![CDATA[Uman45]]></dc:creator>
		<pubDate>Mon, 03 Dec 2018 14:38:15 +0000</pubDate>
				<category><![CDATA[Экзамен Акс]]></category>
		<guid isPermaLink="false">http://s95354is.beget.tech/?p=275</guid>

					<description><![CDATA[Перечень тем для практики Функция перевода числа из десятичного в двоичный код Функция перевода в из двоичного в прямой код Функция перевода в из двоичного в обратный код Функция перевода в из двоичного в дополнительный код &#160; Внутреннее устройство схемы исключающего ИЛИ 2-входовая логическая схема ИЛИ &#160; Регистры хранения на D-триггерах, на RS – триггерах. [&#8230;]]]></description>
										<content:encoded><![CDATA[<p><strong>Перечень тем для практики</strong><span id="more-275"></span></p>
<ol>
<li>Функция перевода числа из десятичного в двоичный код</li>
<li>Функция перевода в из двоичного в прямой код</li>
<li>Функция перевода в из двоичного в обратный код</li>
<li>Функция перевода в из двоичного в дополнительный код</li>
</ol>
<p>&nbsp;</p>
<ol start="5">
<li>Внутреннее устройство схемы исключающего ИЛИ</li>
<li>2-входовая логическая схема ИЛИ</li>
</ol>
<p>&nbsp;</p>
<ol start="7">
<li>Регистры хранения на D-триггерах, на RS – триггерах.</li>
<li>Регистры сдвига на D-триггерах, на RS – триггерах.</li>
</ol>
<p>&nbsp;</p>
<ol start="9">
<li>Схемы четверть сумматора, полусумматора, полного сумматора</li>
</ol>
<p>&nbsp;</p>
<ol start="10">
<li>Регистры</li>
<li>Триггеры</li>
</ol>
]]></content:encoded>
					
		
		
			</item>
	</channel>
</rss>
